CSC686 是一個帶 ADC、并行處理、完全靜態,以 MTP 為程序存儲基礎的處理器,此處理器具有
八個處理單元。它基于 RISC 架構基礎,獲得(Field Programmable Processor Array 現場可編程處理
器陣列)技術專利。大部分指令的執行周期都是一個指令周期,只有少部分間接尋址的指令需要兩個指令
周期。
CSC686 內置 4KW MTP 程序存儲器以及 512 字節數據存儲器,供八個 FPP 單元工作使用。
CSC686 內置 11 通道 11 位分辨率 A/D 轉換器,其中一通道為內部 Bandgap 參考電壓或0.25*VDD。
CSC686 提供一個 8 倍電壓增益 OPA、兩個通用比較器、四個硬件計數器。計數器分別為兩個 16 位計
數器和兩個 8 位計數器。
CSC686 內置一個硬件脈沖捕獲、12 位硬件 PWM 生成器和 PWM 保護模塊,為無刷直流控制器提
供最佳的處理方案。